74AHC164S14-13

Diodes Incorporated
621-74AHC164S14-13
74AHC164S14-13

Herst.:

Beschreibung:
Zähler-Schieberegister Logic AHC Std Reg Counter Shift 8-bit

ECAD Model:
Den kostenlosen Library Loader herunterladen, um diese Datei für Ihr ECAD Tool zu konvertieren. Weitere Infos zu ECAD-Modell.

Auf Lager: 2 048

Lagerbestand:
2 048 sofort lieferbar
Lieferzeit ab Hersteller:
12 Wochen Geschätzte Produktionszeit des Werks für Mengen, die größer als angezeigt sind.
Minimum: 1   Vielfache: 1
Stückpreis:
€ -,--
Erw. Preis:
€ -,--
Vorauss. Zolltarif:
Gehäuse:
Ganzes Reel (Sie bestellen ein Vielfaches von 2500)

Preis (EUR)

Menge Stückpreis
Erw. Preis
Gurtabschnitt / MouseReel™
€ 0,267 € 0,27
€ 0,186 € 1,86
€ 0,165 € 4,13
€ 0,143 € 14,30
€ 0,132 € 33,00
€ 0,125 € 62,50
€ 0,12 € 120,00
Ganzes Reel (Sie bestellen ein Vielfaches von 2500)
€ 0,113 € 282,50
€ 0,11 € 550,00
† Für die MouseReel™ wird Ihrem Warenkorb automatisch eine Gebühr von € 5,00 hinzugefügt. MouseReel™ Bestellungen sind weder stornierbar, noch können sie zurückgegeben werden.

Produktattribut Attributwert Attribut auswählen
Diodes Incorporated
Produktkategorie: Zähler-Schieberegister
RoHS:  
SOIC-14
74AHC
Push-Pull
11 ns
2 V
5.5 V
- 40 C
+ 125 C
Reel
Cut Tape
MouseReel
Marke: Diodes Incorporated
Land der Bestückung: Not Available
Land der Verbreitung: Not Available
Ursprungsland: CN
Montageart: SMD/SMT
Betriebsversorgungsspannung: 2 V to 5.5 V
Produkt-Typ: Counter Shift Registers
Serie: 74AHC1
Verpackung ab Werk: 2500
Unterkategorie: Logic ICs
Gewicht pro Stück: 259,200 mg
Produkte gefunden:
Um ähnliche Produkte anzuzeigen, wählen Sie mindestens ein Kontrollkästchen aus
Um ähnliche Produkte in dieser Kategorie anzuzeigen, wählen Sie mindestens ein Kontrollkästchen oben aus.
Ausgewählte Attribute: 0

TARIC:
8542399000
CNHTS:
8542319090
CAHTS:
8542390000
USHTS:
8542390090
JPHTS:
854239099
MXHTS:
8542399999
ECCN:
EAR99

74AHC164 & 74HC164 Serial Shift Registers

Diodes Inc. 74AHC164 & 74HC164 are serial input 8-bit edge-triggered shift registers that have outputs from each of eight stages. The serial input data is entered at pin SDA or pin SDB as these are logically ANDED. Either input could be used as an active HIGH enable with data entry on the other pin. If a single input is desired, the pins can be tied together or the unused input can be tied HIGH. Data is shifted into Q0 from the serial input pins on each LOW to HIGH transition of the CP pin. Also during the CP edge, the data is transferred from each Qn to Qn+1. The serial data on pins DSA and DSB must be stable before and after the CP rising edge to meet the set-up and hold timing requirements. When asserted LOW the Master Reset (MR) pin sets all Qn to LOW. This action does not depend on the condition of serial input or clock pins. The MR must be asserted HIGH for a recovery time before the next CP positive edge pulse.